Останин Сергей Александрович

Публикации

Общее число записей - 41
1 Останин С.А., Матросова А.Ю., Андреева В.В. Построение аппроксимирующих схем для синхронных автоматов в рамках технологии троирования // Вестник Томского государственного университета. Управление, вычислительная техника и информатика. 2023. № 62. С. 124‒131. DOI: 10.17223/19988605/62/14
2 Matrosova A.Yu., Ostanin S.A., Goshin G.G. Deriving Approximate Logic Circuits for TMR Technique // Russian Physics Journal. 2022. Vol. 65, № 4. P. 751‒760. DOI: 10.1007/s11182-022-02693-3
3 Останин С.А., Матросова А.Ю., Андреева В.В. Построение аппроксимирующих схем для синхронных автоматов в рамках технологии троирования // Новые информационные технологии в исследовании сложных структур: материалы Четырнадцатой международной конференции, 19-24 сентября 2022 г. Томск: Изд. дом Том. гос. ун-та, 2022. С. 78‒79.
4 Матросова А.Ю., Останин С.А., Гошин Г.Г. Построение аппроксимирующих схем в режиме троирования // Известия высших учебных заведений. Физика. 2022. Т. 65, № 4. С. 150‒159. DOI: 10.17223/00213411/65/4/150
5 Matrosova A., Ostanin S., Chernyshov S. Masking Robust Testable PDFs //Proceedings of 2019 IEEE East-West Design & Test Symposium (EWDTS), 13-16 september 2019, Batumi. Kharkov: IEEE, 2019. P. 420-423.
6 Matrosova A., Ostanin S., Chernyshov S. Finding False Paths for Sequential Circuits Using Operations on ROBDDs //2018 IEEE 24th International Symposium on On-Line Testing and Robust System Design (IOLTS 2018), 2-4 july 2018. [S. l.]: Institute of Electrical and Electronics Engineers Inc., 2018. P. 240-242. URL: https://ieeexplore.ieee.org/document/8474213 (date of access: 25.12.2018).
7 Матросова А.Ю., Останин С.А., Чернышов С.В. Поиск ложных путей в логических схемах из двухвходовых вентилей с использованием операций над ROBDD-графами //Новые информационные технологии в исследовании сложных структур : материалы Двенадцатой конф. с междунар. участием, 4-8 июня 2018 г. Томск: Издательский Дом ТГУ, 2018. С. 88-89.
8 Останин С.А., Лавров В.А., Третьяков Д.А. Синтез отказоустойчивых автоматных сетей для неисправностей задержек путей //Новые информационные технологии в исследовании сложных структур : материалы Двенадцатой конф. с междунар. участием, 4-8 июня 2018 г. Томск: Издательский Дом ТГУ, 2018. С. 75-77.
9 Матросова А.Ю., Останин С.А., Николаева Е.А. Синтез частично программируемых схем, маскирующих логические неисправности элементов //Новые информационные технологии в исследовании сложных структур : материалы Двенадцатой конф. с междунар. участием, 4-8 июня 2018 г. Томск: Издательский Дом ТГУ, 2018. С. 73-74.
10 Ostanin S., Andreeva V., Butorina N., Tretyakov D. Fault-tolerant Synchronous FSM Network Design for Path Delay Faults //Proceedings of IEEE East-West Design & Test Symposium (EWDTS’2018), Kazan, 14-17 september 2018. [S. l.], 2018. P. 645-648.
11 Matrosova A., Ostanin S. Trojan Circuits Masking and Debugging of Combinational Circuits with LUT Insertion // 2018 IEEE International Conference on Automation, Quality and Testing, Robotics. AQTR 2018 (THETA 21), 24-26 may 2018, Cluj-Napoca, Romania. [Cluj-Napoca], 2018. P. 462‒467. 1 электрон. опт. диск (CD-R).
12 Detection and masking of trojan circuits in sequential logic / Matrosova A.Y., Mitrofanov E.V., Ostanin S.A., Butorina N.B. [et al] // Вестник Томского государственного университета. Управление, вычислительная техника и информатика. 2018. № 42. P. 89‒99. DOI: 10.17223/19988605/42/10
13 Матросова А.Ю., Останин С.А., Николаева Е.А. Синтез частично программируемых схем, ориентированный на маскирование вредоносных подсхем (Trojan Circuits) // Труды Института системного программирования РАН. 2017. Т. 29, № 5. С. 61‒74. DOI: 10.15514/ISPRAS-2017-29(5)-4
14 Matrosova A., Mitrofanov Е., Ostanin S., Kirienko I. Preventing and masking Trojan circuits triggering out of working area //2017 European Conference on Circuit Theory and Design (ECCTD), 4-6 september, 2017, Catania. Catania: IEEE Computer Society, 2017. P. 1-4. URL: http://ieeexplore.ieee.org/document/8093301/.
15 Matrosova A.Yu., S.A. Ostanin, I.E. Kirienko, E.A. Nikolaeva. A fault-tolerant sequential circuit design for stuck-at faults and path delay faults // Вестник Томского государственного университета. Управление, вычислительная техника и информатика. 2017. № 41. P. 61‒68.
16 Третьяков Д.А., Останин С.А. Использование пакета CUDD 3.0 для построения всех тестовых наборов для неисправности логической схемы в виде ROBDD-графа // Математическое и программное обеспечение информационных, технических и экономических систем : материалы V Междунар. молодежной науч. конф. Томск, 19-20 мая 2017 г. Томск: Изд. дом Том. гос. ун-та, 2017. С. 8‒10.
17 Ostanin S. Self-chеcking Synchrоnous FSM Netwоrk Design for Path Delay Faults // Proceedings of IEEE East-West Design & Test Symposium (EWDTS’2017) Novi Sad, Serbia, 29 september - 2 october 2017. Kharkov: IEEE Computer Society, 2017. P. 696‒699. DOI: 10.1109/EWDTS.2017.8110129
18 Matrosova A., Mitrofanov E.V., Ostanin S., Nikolaeva E. Detection and Masking of Trojan Circuits in Sequential Logic // Proceedings of IEEE East-West Design & Test Symposium (EWDTS’2017) Novi Sad, Serbia, 29 september - 2 october 2017. Kharkov: IEEE Computer Society, 2017. P. 137‒140. DOI: 10.1109/EWDTS.2017.8110101
19 Matrosova A., Ostanin S., Tretyakov D., Butorina N. Logic Circuit Design with Gates, LUTs and MUXs Oriented to Mask Faults // Proceedings of IEEE East-West Design & Test Symposium (EWDTS’2017) Novi Sad, Serbia, 29 september - 2 october 2017. Kharkov: IEEE Computer Society, 2017. P. 95‒98. DOI: 10.1109/EWDTS.2017.8110096
20 Matrosova A., Mitrofanov E., Ostanin S., Kirienko I. Trojan Circuits Preventing and Masking in Sequential Circuits // 2017 IEEE 23rd International Symposium on On-Line Testing and Robust System Design (IOLTS). Thessaloniki, Greece: IEEE Computer Society, 2017. P. 213‒214. URL: http://rpsonline.com.sg/rps2prod/FEDfRo2017/e-Proceedings/IOLTS2017/html/108.xml (date of access: 29.11.2022).